| Более малая, современная основа кода, использование COTS OSBi-Endian, обычно Big Endian для стеков телекоммуникационных по | |
| Битовые поля: MSB — 0 (LSB — 0 на Intel architecture) | |
| Векторные инструкции: Altivec to SSE2 tools, предоставленные NA. Программного обеспечения | |
| Инструкции должны быть согласованы на 4-х границах byte (Intel architecture инструкции различаются по размеру, поэтому их соответствие не требуется) | |
| Разделить на ноль возвращаемой прибыли (для операций это не Intel architecture) | |
| Регистры передаются в стек регистров (передаются по стеку для Intel architecture, передаются по стеку и регистрам для Intel® 64) | |
| Тип bool данных: 4 bytes (1 byte on Intel architecture) | |
Содержание данной страницы представляет собой сочетание выполненного человеком и компьютерного перевода оригинального содержания на английском языке. Данная информация предоставляется для вашего удобства и в ознакомительных целях и не должна расцениваться как исключительная, либо безошибочная. При обнаружении каких-либо противоречий между версией данной страницы на английском языке и переводом, версия на английском языке будет иметь приоритет и контроль. Посмотреть английскую версию этой страницы.