Инструментарий трансивера

Доступ трансивера в реальном времени для более быстрой доработки плат

Инструментарий трансивера использует технологию системной консоли, чтобы помочь проектировщикам FPGA и плат проверять целостность сигнала соединения трансивера в режиме реального времени в системе и ускорить время доработки плат. Тестирование частоты битовых ошибок (BER) при одновременном использовании нескольких соединений с целевой скоростью передачи данных для проверки проекта платы с помощью инструментария трансивера. Настройка аналоговых параметров трансивера для оптимальной производительности соединений при использовании различных тестовых показателей для получения результатов в количественном выражении. Одновременное тестирование множества устройств на одной или нескольких платах с помощью тестов соединений в графическом пользовательском интерфейсе инструментария трансивера. Поддержка Intel® Agilex™, Intel® Stratix® 10 и Stratix® V FPGA, адаптивное выравнивание (AEQ) и выравнивание обратной связи (DFE) для обеспечения надежности передачи сигнала. Последние дополнения включают поддержку плиток трансивера Intel® Agilex™.

Характеристики инструментария трансивера

  • Предлагает проектировщикам FPGA и плат доступ в режиме реального времени к настройкам трансивера и ускоряет время доработки плат.
  • Предоставляет функцию тестирования частоты битовых ошибок (BERT) с помощью генератора и блока проверки шаблонов псевдослучайной бинарной последовательности (PRBS)
  • Включает интерфейс менеджера канала для мониторинга и отслеживания статуса с одновременным тестированием нескольких каналов
  • Проводит тестирование соединений между множеством устройств на одной или нескольких платах
  • Определяет ширину и высоту видимого сигнала с помощью Eye Viewer (доступен на определенных устройствах)
  • Обеспечивает доступ к функциям аппаратного обеспечения целостности сигнала, включая AEQ и DFE
  • Обеспечивает функцию AutoSweep с новыми возможностями интервального степпинга, которые позволяют быстро тестировать множество комбинаций аналоговых параметров модуля доступа к среде (PMA) для поиска оптимального набора для определенного соединения трансивера
  • Обеспечивает интеграцию Eye Viewer с ручными органами управления настройками PMA и управление тестовым участком с поддержкой сохранения и нагрузки, что позволяет легко сравнивать результаты целостности сигнала
  • Предоставляет новый режим «AutoSweep и Eye Viewer», который обеспечивает автоматическое развертывание параметров PMA при получении данных Eye Viewer
  • Поддерживает запускаемый режим адаптации DFE для Stratix® V FPGA и запускаемые и непрерывные режимы DFE для Intel® Stratix® 10 FPGA

Таблица 1. Поддержка устройства инструментария трансивера

Семейство устройств

Cyclone® V

Intel® Cyclone® 10

Arria® II GX

Arria® V GX/GT

Arria® V GZ

Intel® Arria® 10 GX/SX/GT

Stratix® IV GX/GT

Stratix® V GX

Stratix® V GT

Intel® Stratix® 10 GX/SX/MX/TX

Серия Intel® Agilex™ I

Доступ в реальном времени

Встроенная функция BERT

Многоканальный тест

Тестирование соединения множественных устройств

Eye Viewer — поддержка ширины видимого сигнала

Звук


Звук

Звук

Звук

Звук

Eye Viewer — поддержка высоты видимого сигнала

Звук

Звук

Звук

Звук

Звук

Звук

AEQ

Звук

Звук

Звук

Звук

Звук

DFE

Звук

Звук

Звук

Звук

Звук